Radiocomunicación y Comunicaciones Móviles   Procesado de Señal e Instrumentación   Microondas y Ondas Milimétricas   Diseño Microelectrónico
 
Líneas de Investigación
Lógica Asíncrona  
   
Área Diseño Microelectrónico
Investigador Principal Javier D. García Lasheras
 

En los últimos años, los problemas asociados a las altas frecuencias del reloj en los sistemas digitales han ocasionado que estemos asistiendo a un renacimiento de las técnicas de diseño lógico asíncronas. Estas metodologías de diseño radican su funcionamiento en la eliminación de las señales de sincronización globales y aportan ventajas considerables en su aplicación a las tecnologías de la comunicación como una emisión electromagnética menos perjudicial y un reducido consumo energético.

Desde el Grupo de Comunicaciones, Señal y Microondas se está efectuando un ingente trabajo de investigación que tiene como objetivo el desarrollo de aplicaciones basadas en lógica asíncrona orientadas a las tecnologías de la información.


Las principales actividades dentro de esta línea de investigación son las siguientes:


PROYECTO NAVARRE ASYNCART
Esta investigación tiene como objetivo el desarrollo de un flujo de diseño asíncrono con un marcado enfoque modular y geométrico. El resultado más importante obtenido por el grupo es el Protocolo-N, primera metodología de diseño asíncrono optimizada para FPGAs. Actualmente se está trabajando en la adaptación y aplicación de esta metodología en el diseño full-custom de ASICs mixtos con características avanzadas de emisión electromagnética y consumo.


FORMALISMO TEÓRICO
Dentro del grupo CSM se trabaja en la aplicación de la lógica asíncrona y su formalismo al tratamiento y codificación de señales. Uno de los objetivos es el uso de secuencias de eventos para codificar y procesar la información, tecnología aplicable al desarrollo de interfaces de comunicación con elevado throuhgput y alta robustez ante derivas externas.

Personas Implicadas
Alfonso Carlosena García
Antonio J. López Martín
Javier Fernández de Muniain Comajuncosa
Javier D. García Lasheras
PUBLICACIONES
  Congresos Nacionales:
 J.D. García-Lasheras,  "Implementación eficiente de sistemas GALS sobre FPGAs",  Jornadas de Computación Reconfigurable y Aplicaciones (JCRA'07), Zaragoza, España, , (2007)


 


(c) 2005 Universidad Pública de Navarra   -   Mapa del sitioAviso legalContacto